Monday, March 23, 2026

IRS:llä on 2 500 dollarin korkeakoululuotto piilossa

Opetusmaksut nousevat edelleen, ja useimmat perheet tuntevat...

Halpaketju sulkee yli 75 myymälää ja nostaa hintoja

Dollarikaupoilla oli ennen yksinkertainen tehtävä. Jokainen tuote...

Semiconductor jättiläinen esittelee seuraavan sukupolven fyysisen tekoälyratkaisun

RahoitusSemiconductor jättiläinen esittelee seuraavan sukupolven fyysisen tekoälyratkaisun

Useimmat ihmiset todennäköisesti yhdistävät “tekoälyn” chatboteihin. Ehkä jotkut kuljettajat ajattelevat “itse ajavia” ominaisuuksia.

Koneoppiminen ja syvät neuroverkot voivat kuitenkin tehdä paljon enemmän, ja vallitseva ajattelu saa vaikutelman siitä, että “GPT” on kaapannut termin “AI”.

Tekoälyn edistyminen on avannut mahdollisuuksia uusille koneille, jotka voivat suorittaa johdonmukaisesti ja luotettavasti monimutkaisia ​​tehtäviä, jotka aiemmin olivat mahdottomia. Kuitenkin mitä edistyneempää tekoäly tulee, sitä enemmän tehoa sen suorittamiseen tarvitaan.

Ja jos kone toimii akulla, sirun on oltava energiatehokas.

GlobalFoundries, neljänneksi suurin ulkoistettu puolijohdevalmistaja, sai elokuussa päätökseen MIPS-sirun suunnitteluyrityksen oston.

MIPS:n toimitusjohtaja Sameer Wasson kertoi yritysostoa koskevassa haastattelussa TheStreetille, että MIPS nopeuttaa investointejaan liittymällä suureen julkiseen yhtiöön ja että yrityksen pitäisi pystyä lanseeraamaan lisää tuotteita nopeammin ja laajentamaan sitoutumistaan ​​asiakkaisiin.

Kiihtyvyystulokset näkyvät.

MIPSin I8500-siru debytoi GlobalFoundries Technology Summitissa.

Kuvan lähde: MIPS

MIPS I8500 -siru esiteltiin GlobalFoundries Technology Summitissa

GlobalFoundries Technology Summitissa Münchenissä, Saksassa, 15. lokakuuta, esiteltiin uusi MIPS-sirusuunnittelu, I8500, älykäs tiedonsiirto-IP-prosessori, joka on tarkoitettu reaaliaikaisiin tapahtumapohjaisiin laskenta-alustoihin.

Hyperskaala-, varastointi-, auto-, teollisuus- ja viestintäinfrastruktuurimarkkinoille suunniteltu I8500 on suunniteltu täyttämään fyysiset tekoälyvaatimukset.

Useat tekijät tekevät tämän sirun suunnittelusta erityisen mielenkiintoisen. Ensinnäkin se perustuu avoimen lähdekoodin RISC-V käskysarjaarkkitehtuuriin (ISA). Täältä löydät lisätietoja RISC-V-pohjaisen sirun valmistuksen eduista.

Aiheeseen liittyvä: Analyytikot nollaavat Intelin osakeennusteen

Paras tapa kuvailla toista syytä, miksi tämä MIPS-sirun suunnittelu on erityinen, on verrata sitä yleisesti käytettyyn prosessoriin. Voit esimerkiksi ajatella tätä sirusuunnittelua sarjana Lego-osia, joita MIPS-asiakkaat voivat käyttää sirun rakentamiseen.

MIPS I8500 sisältää ytimet, jotka pystyvät monisäikeisiin (4 säiettä) ja jopa 6 ydintä ydinpoolia kohti (24 säiettä). Kuten edellä selitettiin, Legoon verrattuna arkkitehtuuri on skaalautuva, mikä tarkoittaa, että sen avulla rakennetussa järjestelmässä voi olla useita klustereita.

Tämä lähestymistapa tarjoaa MIPS-asiakkaille uskomattoman joustavuuden räätälöidä lopullinen siru omien tarpeidensa mukaan.

Lisää teknisiä osakkeita:

Muskin Netflix-boikotti voi vahingoittaa streamer OpenAI -sopimusta AMD:n kanssa osoittaa, että tekoälykilpailu on juuri alkanut Goldman Sachs muuttaa Nvidian osakekurssitavoitetta käänteellä Osakemarkkinat nauroivat, sitten Palantir määritteli taistelun uudelleen

Tämä skaalautuva arkkitehtuuri mahdollistaa joustavan käyttöönoton ja sopii erityisesti 5G/6G- ja reunalaskentaympäristöihin. Sirussa on virtaa säästävä rakenne, mikä tekee siitä ihanteellisen huippuluokan tekoälytyökuormitukseen sekä RVA23-profiilin valmisteluun ja tukeen Linuxille ja reaaliaikaisille käyttöjärjestelmille.

Siru on myös suunniteltu nopeaan sääntöpohjaiseen pakettien luokitteluun, joten se soveltuu älykkäisiin verkkoliitäntäohjaimiin, tietojenkäsittely-yksiköihin ja backhaul-prosessoreihin datakeskuksissa ja tietoliikenneverkoissa.

MIPS CEO esittelee I8500-sirun ominaisuuksia

Wasson kertoi myös TheStreetille I8500:n suorituskykyominaisuuksista:

I8500-klusteri on rakennuspalikka tiedon organisointimoottoreille, jotka purkavat tiettyjä tehtäviä isäntäprosessoreista. Tässä roolissa se siirtää tietoja reitittämällä paketteja mahdollisimman nopeasti soveltaen suojaus- ja prioriteettisääntöjä deterministisesti.

I8500-klusteri on rakennuspalikka tiedon organisointimoottoreille, jotka purkavat tiettyjä tehtäviä isäntäprosessoreista. Tässä roolissa se siirtää tietoja reitittämällä paketteja mahdollisimman nopeasti soveltaen suojaus- ja prioriteettisääntöjä deterministisesti.

“Tämän prosessorin mittarit näkyvät iPerf 3 -vertailussa (Ethernet Layer 2 -välityssuorituskyvylle) paketteina sekunnissa (pps). Osoitamme, että ydinkohtaisesti voimme lisätä pps:tä 3,5-kertaisesti, mutta säilyttää saman piialueen. Tämä on ratkaiseva mittari tässä tilassa, koska se vaikuttaa suoraan tuotteen kustannustiheyteen ja tehoon.”

Aiheeseen liittyvä: Bank of America päivittää Nvidian osakenäkymät tekoälykuplapelkoista

Wasson selitti myös, että MIPSillä on monisäikeinen kokemus. “Vaikka I8500 on ensimmäinen MIPS RISC-V IP-prosessori, jossa on 4 säiettä, mikroarkkitehtuuri on kolmas sukupolvemme sen jälkeen, kun esittelimme I6400:n ensimmäisen kerran vuonna 2014.”

Miksi tämä siru on niin tärkeä fyysisen tekoälyn ohjaamisessa? Wasson kertoi TheStreetille:

MIPS I8500 -klusteri mahdollistaa kolmannen osapuolen IP-lohkojen muuttuvan yhdistelmän liittämisen suoraan koherenttiklusteriin, mikä mahdollistaa työmääräkohtaisten AI-mallien tai kiinteän toiminnan kiihdyttimien tiiviin integroinnin.

“Tämä syvä integraatio tarjoaa paremman tehokkuuden ja mahdollistaa tekoälyn tai multimodaalisten työkuormien suorittamisen samalla datalla ja sirulla samaan aikaan”, Wasson lisäsi. “Tämän suunnittelun valinnan joustavuuden ansiosta sirujen suunnittelijat voivat käyttää fyysisiä tekoälymalleja, jotka on optimoitu heidän käyttötapaukseensa.”

Aiheeseen liittyvä: Asiantuntija selittää kaiken, mitä sinun tulee tietää tästä tekoälylaista

Website |  + posts

Check out our other content

Check out other tags:

Suosituimmat artikkelit